## 本科试卷(九)

### 一、选择题(每小题2分,共30分)

1. 八进制数(573.7)8的十六进制数是。

- A. (17C.7)<sub>16</sub> B. (17C.E)<sub>16</sub> C. (17B.7)<sub>16</sub> D. (17B.5)<sub>16</sub>

2. 与最小项  $A\overline{B}CD$ 相邻的逻辑最小项有\_\_\_\_\_\_个。

- A. 1 B. 2 C. 4

3. 函数  $F(ABCD)=\Sigma m(0,2,8,10,13,15)$ ,它的最简与或表达式 F=。

A. 
$$F = \overline{A}\overline{B}\overline{D} + ABD + A\overline{B}\overline{D}$$
 B.  $F = A\overline{B}C + \overline{A}\overline{D} + \overline{A}\overline{B}D$ 

$$F = A\overline{B}C + \overline{A}\overline{D} + \overline{A}\overline{B}D$$

C. 
$$F = A\overline{B}\overline{C} + A\overline{B}D + \overline{A}\overline{B}$$
 D.  $F = ABD + \overline{B}\overline{D}$ 

D. 
$$F = ABD + \overline{B}\overline{D}$$

4. 电路在任何时刻只能有一个输入端有效。

A. 普通二进制编码器

B. 优先编码器

C. 七段显示译码器

D. 二进制译码器

5. 能实现从多个输入端中选出一路作为输出的电路称为

- A. 触发器 B. 计数器
- C. 数据选择器
- D. 译码器

6. 八路数据选择器如图 1-1 所示,该电路所实现的逻辑函数是。

$$A = A\overline{C}D + BC\overline{D} + \overline{A}BC + A\overline{B}\overline{C}$$

$$\sum m(6,8,9,13)$$

$$\sum m(6,8,13,14)$$

$$\sum m(6,7,8,9,13,14)$$



图 1-1

7. 下列触发器中,没有约束条件的是。

A. 基本 RS 触发器 B. 主从 RS 触发器 C. 钟控 RS 触发器 D. 边沿 D 触发器

8. 若将 D 触发器的 D 端连在  $\overline{Q}$  端上,经 100 个脉冲作用后,它的次态 Q(t+100)=0 ,则 现态Q(t)应为\_\_\_。

- A. Q(t) = 0 B. Q(t) = 1 C. 与现态Q(t) 无关 D. 以上都不对

| 9. 用反馈移位寄存器产生 111                          | 01000 序列,至            | 少需要个            | 浊发器。       |        |
|--------------------------------------------|-----------------------|-----------------|------------|--------|
| A. 2 B. 3                                  | C. 4                  | D. 8            |            |        |
| 10. 某时序逻辑电路的波形如图                           | 1-2 所示,由此             | 2判定该电路是_        | o          |        |
| A. 二进制计数器 B. 十词                            | 进制计数器 C. 利            | 多位寄存器 D.        | 以上均不是      |        |
|                                            |                       | ППГ             |            |        |
| g                                          |                       |                 | 1          |        |
| a                                          |                       |                 |            |        |
| 2                                          |                       |                 |            |        |
| <u>Q</u>                                   |                       |                 |            |        |
| ۵                                          |                       |                 |            |        |
|                                            | 图 1-2                 |                 |            |        |
|                                            |                       |                 |            |        |
| 11. 以下四种类型的半导体存储                           | 6器中,以传输同              | 样多的字为比较         | <b></b>    | [据传输率最 |
| 高的是。                                       |                       |                 |            |        |
| A. DRAM B.SR                               | AM C. 闪速              | 存储器 D. ]        | EPROM      |        |
| 12. 一个 ROM 其共有 10 根地址经                     | 线,8根位线(数              | 女据输出线), 贝       | 其存储容量为_    | o      |
| A. $10 \times 8$ B. $10^2 \times$          | 8 C. 10×8             | D. $2^{10}$     | ×8         |        |
| 13. 可编程逻辑器件 PLD, 其内                        | 部均由与阵列和               | 或阵列组成。其         | 中,不是与阵列    | 可编程的器  |
| 件有。                                        |                       |                 |            |        |
| A. ROM                                     | В. І                  | PLA             |            |        |
| C. PAL                                     | D. (                  | <del>J</del> AL |            |        |
| 14. 使用 PROM 和 FPLA 实现组合                    | ·逻辑时,要将逻              | 辑表达式分别的         | <b>写成。</b> |        |
| A. 最小项之和、最小项之                              | 之和                    | B. 最简与-或        | 式、最简与-或5   | 式      |
| C. 最简与-或式、最小项                              |                       |                 | 1、最简与-或式   |        |
| 15. 数字系统中使用通用寄存器的                          | 的目的是                  | _ 0             |            |        |
| A. 保存更多的数据 B.                              | 减少访问存储器               | ,提高运行速          | 度          |        |
| C. 保存状态信号 D.                               | 保存控制信号                |                 |            |        |
|                                            | <del>**</del> 40 // \ |                 |            |        |
| 二、填空题(每小题 2 分,                             |                       |                 |            |        |
| 1. 最基本的三种逻辑运算                              |                       |                 | 1.31 5.2   |        |
| 2. 利用吸收法 <b>A</b> + <b>AB</b> = <b>A</b> . |                       |                 |            |        |
| 3. 编码器的逻辑功能是对象                             |                       |                 |            |        |
| 4. 根据已知组合逻辑电路                              | 图,找出其输入.              | 与输出关系,确         | 定在什么样的输    | i入取值组合 |

下,对应的输出为 1,这种过程称为\_\_\_\_。
5. 时序电路的描述方程通常有输出方程、\_\_\_\_\_方程和激励方程。
6. 同步时序逻辑电路按其输入与输出的关系不同,分为\_\_\_\_\_和\_\_\_\_两类。
7. RAM 的存储矩阵有 64 行,64 列,其存储容量为\_\_\_\_\_个存储元。
8. PLD 称为\_\_\_\_\_,它是有与阵列和\_\_\_\_\_组成的可编程阵列组成。
9. 数字系统由\_\_\_\_、逻辑系统和\_\_\_\_\_三大部分组成。

### 三、组合逻辑分析(12分)

分析图1所示电路的逻辑功能。



#### 四、时序逻辑设计(14分)

用 JK 触发器设计同步五进制递减计数器。状态转换图如下(图 2)。

- (1)写出状态转移表
- (2)写出激励方程、状态方程
- (3)画出逻辑图



图 2

## 五、VHDL 语言设计(12分)

用 VHDL 语言设计如下六个基本逻辑门:

$$F1 = A1 \cdot B1$$
  $F2 = A2 + B2$   $F3 = \overline{A3 \cdot B3}$ 

$$F4 = \overline{A2 + B2} \qquad F5 = A5 \oplus B5 \qquad F6 = A6 \odot B6$$

要求:

- (1)包含 ABLE\_HDL 标准结构语句
- (2)采用逻辑方程法
- (3)用测试向量部进行四组值的测试(输入值自选)

# 六、小型控制器设计(14分)

某控制器的算法流程图如下(图3)所示,设计一个计数器型控制器。

